Fabian Undi - Logik1 Logik Von Fabian Undi. Fabian Undi - Logik2 Inhaltsverzeichnis Logikschaltungen...

Preview:

Citation preview

Fabian Undi - Logik 1

LogikVon Fabian Undi

Fabian Undi - Logik 2

Inhaltsverzeichnis

• Logikschaltungen

• Logikfamilien

• TTL & CMOS Unterfamilien

• Unterschiede TTL – CMOS

• Vor- und Nachteile

• Bausteine

Fabian Undi - Logik 3

Logikschaltung

• Bausteine (z.B. AND-Gatter) in einfachen oder komplexen Schaltungen

• Für Ein- und Ausgänge diskrete Spannungspegel (H-/L-Pegel)

• Zwei Zustände digital

• Verschiedene Techniken (Familien)

Fabian Undi - Logik 4

Logikfamilien

RTL – Resistor-Transistor-LogicWiderständen und bipolaren Transistoren

DCTL – Direct Coupled Transistor Logicdirekt miteinander gekoppelten bipolaren Transistoren

DRL – Dioden-Resistor-LogicDioden und Widerständen

DTL – Dioden-Transistor-LogicDioden und Transistoren

TTL – Transistor-Transistor-LogicBipolaren Transistoren

MOS – Metal Oxid SemiconductorMOS-FETs

Fabian Undi - Logik 5

Unterfamilien TTL

Familie Bezeichnung Leistungsverbrauch Geschwindigkeit

L-TTL Low-Power gering langsam

TTL Standard mittel mäßig

S-TTL Schottky sehr hoch schnell

Fabian Undi - Logik 6

Unterfamilien MOS

Familie Eigenschaften

PMOS• Langsam aber störsicher• benötigt große neg.

Betriebsspannung

NMOS• Signallaufzeiten wie bei TTL• Kompatibel mit TTL

CMOS• Leistungsbedarf niedrig• festlegbare Betriebsspannung

Fabian Undi - Logik 7

Unterschiede TTL - CMOS

• Bipolare Transistoren• Betriebsspannung

5V ± 0.25V• Eingang

L-Pegel: 0V - 0.8VH-Pegel: 2V - 4.8V

• AusgangL-Pegel: < 0.4VH-Pegel: > 2.4V

• Selbstsperrende MOS-FETs• Betriebsspannung festlegbar

zwischen +3V bis +15V• Eingang

L-Pegel: 0 - 30% UB

H-Pegel: 70% - 100% UB

• AusgangL-Pegel: ~ 0VH-Pegel: ~ UB

TTL CMOS

Fabian Undi - Logik 8

Vor- und Nachteile

- Ständiger Stromfluss

- hohe Verlustleistung

- Erwärmung

- Begrenzte Komplexität

+ Oft billiger

+ Unempfindlichkeit

+ Schnelligkeit

TTL

Fabian Undi - Logik 9

Vor- und Nachteile

- Relativ große Schaltzeiten

- Empfindlich gegen statische Aufladung

- Empfindlich auf Eingangsspannungen über Versorgungsspannung oder unter 0V-Versorgungspotential

- Bei hohen Taktfrequenzen (> 5 MHz): hohe Verlustleistung

CMOS

Fabian Undi - Logik 10

+ Keine Widerstände benötigt

+ Einfacherer Aufbau

+ Kein ständiger Stromfluss

+ Leistungsbedarf extrem niedrig (< 5 MHz)

+ Festlegbare Betriebsspannung

Vor- und NachteileCMOS

Fabian Undi - Logik 11

Bausteine

• Inverter

• (N)AND

• (N)OR

• X(N)OR

Fabian Undi - Logik 12

Inverter

0 1

1 0

Schaltbelegungstabelle

Fabian Undi - Logik 13

TTL CMOS

Inverter

Fabian Undi - Logik 14

NAND

0 0 1

0 1 1

1 0 1

1 1 0

Schaltbelegungstabelle

Fabian Undi - Logik 15

TTL CMOS

NAND

Fabian Undi - Logik 16

AND

0 0 0

0 1 0

1 0 0

1 1 1

Schaltbelegungstabelle

Fabian Undi - Logik 17

TTL CMOS

AND

Fabian Undi - Logik 18

NOR

0 0 1

0 1 0

1 0 0

1 1 0

Schaltbelegungstabelle

Fabian Undi - Logik 19

TTL CMOS

NOR

Fabian Undi - Logik 20

OR

0 0 0

0 1 1

1 0 1

1 1 1

Schaltbelegungstabelle

Fabian Undi - Logik 21

TTL CMOS

OR

Fabian Undi - Logik 22

XNOR

0 0 1

0 1 0

1 0 0

1 1 1

Schaltbelegungstabelle

AND

Inverter

OR

Fabian Undi - Logik 23

XOR

0 0 0

0 1 1

1 0 1

1 1 0

Schaltbelegungstabelle

XNOR Inverter+ = XOR

Fabian Undi - Logik 24

Zusammenfassung

• TTL:– 5V Versorgungsspannung– Hohe Erwärmung– Hohen Taktfrequenzen– Stabilität

• CMOS:– Variable Versorgungsspannung– Kompakter (keine Widerstände)– Niedrige bis mittlere Taktfrequenzen– Empfindlich gegen statische Aufladung

Recommended